Π§ΠΈΡ‚Π°ΠΉΡ‚Π΅ ΠΊΠ½ΠΈΠ³ΠΈ ΠΎΠ½Π»Π°ΠΉΠ½ Π½Π° Bookidrom.ru! БСсплатныС ΠΊΠ½ΠΈΠ³ΠΈ Π² ΠΎΠ΄Π½ΠΎΠΌ ΠΊΠ»ΠΈΠΊΠ΅

Π§ΠΈΡ‚Π°Ρ‚ΡŒ ΠΎΠ½Π»Π°ΠΉΠ½ «АппаратныС интСрфСйсы ПК. ЭнциклопСдия». Π‘Ρ‚Ρ€Π°Π½ΠΈΡ†Π° 77

Автор ΠœΠΈΡ…Π°ΠΈΠ» Π“ΡƒΠΊ

ВрСмСнная Π΄ΠΈΠ°Π³Ρ€Π°ΠΌΠΌΠ° Ρ€Π°Π±ΠΎΡ‚Ρ‹ с EDO-ΠΏΠ°ΠΌΡΡ‚ΡŒΡŽ Π² Ρ€Π΅ΠΆΠΈΠΌΠ΅ страничного ΠΎΠ±ΠΌΠ΅Π½Π° ΠΏΡ€ΠΈΠ²Π΅Π΄Π΅Π½Π° Π½Π° рис. 7.3; этот Ρ€Π΅ΠΆΠΈΠΌ ΠΈΠ½ΠΎΠ³Π΄Π° Π½Π°Π·Ρ‹Π²Π°ΡŽΡ‚ гипСрстраничным Ρ€Π΅ΠΆΠΈΠΌΠΎΠΌ ΠΎΠ±ΠΌΠ΅Π½Π° НРМ (Hyper Page mode). Π•Π³ΠΎ ΠΎΡ‚Π»ΠΈΡ‡ΠΈΠ΅ ΠΎΡ‚ стандартного Π·Π°ΠΊΠ»ΡŽΡ‡Π°Π΅Ρ‚ΡΡ Π² подъСмС ΠΈΠΌΠΏΡƒΠ»ΡŒΡΠ° CAS# Π΄ΠΎ появлСния Π΄Π΅ΠΉΡΡ‚Π²ΠΈΡ‚Π΅Π»ΡŒΠ½Ρ‹Ρ… Π΄Π°Π½Π½Ρ‹Ρ… Π½Π° Π²Ρ‹Ρ…ΠΎΠ΄Π΅ микросхСмы. Π‘Ρ‡ΠΈΡ‚Ρ‹Π²Π°Π½ΠΈΠ΅ Π²Ρ‹Ρ…ΠΎΠ΄Π½Ρ‹Ρ… Π΄Π°Π½Π½Ρ‹Ρ… ΠΌΠΎΠΆΠ΅Ρ‚ ΠΏΡ€ΠΎΠΈΠ·Π²ΠΎΠ΄ΠΈΡ‚ΡŒΡΡ внСшними схСмами Π²ΠΏΠ»ΠΎΡ‚ΡŒ Π΄ΠΎ спада ΡΠ»Π΅Π΄ΡƒΡŽΡ‰Π΅Π³ΠΎ ΠΈΠΌΠΏΡƒΠ»ΡŒΡΠ° CAS#, Ρ‡Ρ‚ΠΎ позволяСт ΡΠΊΠΎΠ½ΠΎΠΌΠΈΡ‚ΡŒ врСмя Π·Π° счСт сокращСния Π΄Π»ΠΈΡ‚Π΅Π»ΡŒΠ½ΠΎΡΡ‚ΠΈ ΠΈΠΌΠΏΡƒΠ»ΡŒΡΠ° CAS#. ВрСмя Ρ†ΠΈΠΊΠ»Π° Π²Π½ΡƒΡ‚Ρ€ΠΈ страницы ΡƒΠΌΠ΅Π½ΡŒΡˆΠ°Π΅Ρ‚ΡΡ, ΠΏΠΎΠ²Ρ‹ΡˆΠ°Ρ ΠΏΡ€ΠΎΠΈΠ·Π²ΠΎΠ΄ΠΈΡ‚Π΅Π»ΡŒΠ½ΠΎΡΡ‚ΡŒ Π² страничном Ρ€Π΅ΠΆΠΈΠΌΠ΅ Π½Π° 40 %.

Рис. 7.3. Π‘Ρ‚Ρ€Π°Π½ΠΈΡ‡Π½Ρ‹ΠΉ Ρ€Π΅ΠΆΠΈΠΌ считывания EDO DRAM (HPM)

Установка EDO DRAM вмСсто стандартной памяти Π² нСприспособлСнныС для этого систСмы ΠΌΠΎΠΆΠ΅Ρ‚ Π²Ρ‹Π·Π²Π°Ρ‚ΡŒ ΠΊΠΎΠ½Ρ„Π»ΠΈΠΊΡ‚Ρ‹ Π²Ρ‹Ρ…ΠΎΠ΄Π½Ρ‹Ρ… Π±ΡƒΡ„Π΅Ρ€ΠΎΠ² устройств, Ρ€Π°Π·Π΄Π΅Π»ΡΡŽΡ‰ΠΈΡ… с ΠΏΠ°ΠΌΡΡ‚ΡŒΡŽ ΠΎΠ±Ρ‰ΡƒΡŽ ΡˆΠΈΠ½Ρƒ Π΄Π°Π½Π½Ρ‹Ρ…. Π‘ΠΊΠΎΡ€Π΅Π΅ всСго, этот ΠΊΠΎΠ½Ρ„Π»ΠΈΠΊΡ‚ Π²ΠΎΠ·Π½ΠΈΠΊΠ½Π΅Ρ‚ с сосСдним Π±Π°Π½ΠΊΠΎΠΌ памяти ΠΏΡ€ΠΈ Ρ‡Π΅Ρ€Π΅Π΄ΠΎΠ²Π°Π½ΠΈΠΈ Π±Π°Π½ΠΊΠΎΠ². Для ΠΎΡ‚ΠΊΠ»ΡŽΡ‡Π΅Π½ΠΈΡ Π²Ρ‹Ρ…ΠΎΠ΄Π½Ρ‹Ρ… Π±ΡƒΡ„Π΅Ρ€ΠΎΠ² EDO-памяти Π²Π½ΡƒΡ‚Ρ€ΠΈ страничного Ρ†ΠΈΠΊΠ»Π° ΠΎΠ±Ρ‹Ρ‡Π½ΠΎ ΠΈΡΠΏΠΎΠ»ΡŒΠ·ΡƒΡŽΡ‚ сигнал WE#, Π½Π΅ Π²Ρ‹Π·Ρ‹Π²Π°ΡŽΡ‰ΠΈΠΉ записи Π²ΠΎ врСмя Π½Π΅Π°ΠΊΡ‚ΠΈΠ²Π½ΠΎΠΉ Ρ„Π°Π·Ρ‹ CAS# (рис. 7.4, кривая Π°). По ΠΎΠΊΠΎΠ½Ρ‡Π°Π½ΠΈΠΈ Ρ†ΠΈΠΊΠ»Π° Π±ΡƒΡ„Π΅Ρ€Ρ‹ ΠΎΡ‚ΠΊΠ»ΡŽΡ‡Π°ΡŽΡ‚ΡΡ лишь ΠΏΠΎ ΡΠ½ΡΡ‚ΠΈΡŽ сигнала RAS# (рис. 7.4, кривая Π±).

Рис. 7.4. Π£ΠΏΡ€Π°Π²Π»Π΅Π½ΠΈΠ΅ Π²Ρ‹Ρ…ΠΎΠ΄Π½Ρ‹ΠΌ Π±ΡƒΡ„Π΅Ρ€ΠΎΠΌ EDO DRAM

Из ΠΏΡ€ΠΈΠ½Ρ†ΠΈΠΏΠΈΠ°Π»ΡŒΠ½ΠΎΠ³ΠΎ различия Π² Ρ€Π°Π±ΠΎΡ‚Π΅ Π²Ρ‹Ρ…ΠΎΠ΄Π½Ρ‹Ρ… Π±ΡƒΡ„Π΅Ρ€ΠΎΠ² слСдуСт, Ρ‡Ρ‚ΠΎ Π² ΠΎΠ΄Π½ΠΎΠΌ Π±Π°Π½ΠΊΠ΅ Π½Π΅ стоит ΡΠΌΠ΅ΡˆΠΈΠ²Π°Ρ‚ΡŒ EDO ΠΈ стандартныС ΠΌΠΎΠ΄ΡƒΠ»ΠΈ. EDO-ΠΌΠΎΠ΄ΡƒΠ»ΠΈ ΠΏΠΎΠ΄Π΄Π΅Ρ€ΠΆΠΈΠ²Π°ΡŽΡ‚ΡΡ Π½Π΅ всСми чипсСтами ΠΈ систСмными ΠΏΠ»Π°Ρ‚Π°ΠΌΠΈ (Π² большСй ΠΌΠ΅Ρ€Π΅ это относится ΠΊ систСмным ΠΏΠ»Π°Ρ‚Π°ΠΌ для процСссоров 486).

Π’ памяти BEDO DRAM (Burst EDO) ΠΊΡ€ΠΎΠΌΠ΅ рСгистра-Π·Π°Ρ‰Π΅Π»ΠΊΠΈ Π²Ρ‹Ρ…ΠΎΠ΄Π½Ρ‹Ρ… Π΄Π°Π½Π½Ρ‹Ρ…, стробируСмого Ρ‚Π΅ΠΏΠ΅Ρ€ΡŒ ΠΏΠΎ Ρ„Ρ€ΠΎΠ½Ρ‚Ρƒ ΠΈΠΌΠΏΡƒΠ»ΡŒΡΠ° CAS#, содСрТится Π΅Ρ‰Π΅ ΠΈ Π²Π½ΡƒΡ‚Ρ€Π΅Π½Π½ΠΈΠΉ счСтчик адрСса ΠΊΠΎΠ»ΠΎΠ½ΠΎΠΊ для ΠΏΠ°ΠΊΠ΅Ρ‚Π½ΠΎΠ³ΠΎ Ρ†ΠΈΠΊΠ»Π°. Π­Ρ‚ΠΎ позволяСт Π²Ρ‹ΡΡ‚Π°Π²Π»ΡΡ‚ΡŒ адрСс ΠΊΠΎΠ»ΠΎΠ½ΠΊΠΈ Ρ‚ΠΎΠ»ΡŒΠΊΠΎ Π² Π½Π°Ρ‡Π°Π»Π΅ ΠΏΠ°ΠΊΠ΅Ρ‚Π½ΠΎΠ³ΠΎ Ρ†ΠΈΠΊΠ»Π° (рис. 7.5), Π° Π²ΠΎ 2-ΠΉ, 3-ΠΉ ΠΈ 4-ΠΉ ΠΏΠ΅Ρ€Π΅Π΄Π°Ρ‡Π°Ρ… ΠΈΠΌΠΏΡƒΠ»ΡŒΡΡ‹ CAS# Ρ‚ΠΎΠ»ΡŒΠΊΠΎ Π·Π°ΠΏΡ€Π°ΡˆΠΈΠ²Π°ΡŽΡ‚ ΠΎΡ‡Π΅Ρ€Π΅Π΄Π½Ρ‹Π΅ Π΄Π°Π½Π½Ρ‹Π΅. Π’ Ρ€Π΅Π·ΡƒΠ»ΡŒΡ‚Π°Ρ‚Π΅ удлинСния ΠΊΠΎΠ½Π²Π΅ΠΉΠ΅Ρ€Π° Π²Ρ‹Ρ…ΠΎΠ΄Π½Ρ‹Π΅ Π΄Π°Π½Π½Ρ‹Π΅ ΠΊΠ°ΠΊ Π±Ρ‹ ΠΎΡ‚ΡΡ‚Π°ΡŽΡ‚ Π½Π° ΠΎΠ΄ΠΈΠ½ Ρ‚Π°ΠΊΡ‚ сигнала CAS#, Π·Π°Ρ‚ΠΎ ΡΠ»Π΅Π΄ΡƒΡŽΡ‰ΠΈΠ΅ Π΄Π°Π½Π½Ρ‹Π΅ ΠΏΠΎΡΠ²Π»ΡΡŽΡ‚ΡΡ Π±Π΅Π· Ρ‚Π°ΠΊΡ‚ΠΎΠ² оТидания процСссора, Ρ‡Π΅ΠΌ обСспСчиваСтся Π»ΡƒΡ‡ΡˆΠΈΠΉ Ρ†ΠΈΠΊΠ» чтСния. Π—Π°Π΄Π΅Ρ€ΠΆΠΊΠ° появлСния ΠΏΠ΅Ρ€Π²Ρ‹Ρ… Π΄Π°Π½Π½Ρ‹Ρ… ΠΏΠ°ΠΊΠ΅Ρ‚Π½ΠΎΠ³ΠΎ Ρ†ΠΈΠΊΠ»Π° окупаСтся ΠΏΠΎΠ²Ρ‹ΡˆΠ΅Π½Π½ΠΎΠΉ частотой ΠΏΡ€ΠΈΠ΅ΠΌΠ° ΠΏΠΎΡΠ»Π΅Π΄ΡƒΡŽΡ‰ΠΈΡ…. BEDO-ΠΏΠ°ΠΌΡΡ‚ΡŒ примСняСтся Π² модулях SIMM-72 ΠΈ DIMM, Π½ΠΎ поддСрТиваСтся Π΄Π°Π»Π΅ΠΊΠΎ Π½Π΅ всСми чипсСтами.

Рис. 7.5. Π‘Ρ‚Ρ€Π°Π½ΠΈΡ‡Π½Ρ‹ΠΉ Ρ€Π΅ΠΆΠΈΠΌ считывания BEDO DRAM

Π’Ρ‹ΡˆΠ΅ΠΏΠ΅Ρ€Π΅Ρ‡ΠΈΡΠ»Π΅Π½Π½Ρ‹Π΅ Ρ‚ΠΈΠΏΡ‹ памяти ΡΠ²Π»ΡΡŽΡ‚ΡΡ асинхронными ΠΏΠΎ ΠΎΡ‚Π½ΠΎΡˆΠ΅Π½ΠΈΡŽ ΠΊ Ρ‚Π°ΠΊΡ‚ΠΈΡ€ΠΎΠ²Π°Π½ΠΈΡŽ систСмной ΡˆΠΈΠ½Ρ‹ ΠΊΠΎΠΌΠΏΡŒΡŽΡ‚Π΅Ρ€Π°. Π­Ρ‚ΠΎ ΠΎΠ·Π½Π°Ρ‡Π°Π΅Ρ‚, Ρ‡Ρ‚ΠΎ всС процСссы ΠΈΠ½ΠΈΡ†ΠΈΠΈΡ€ΡƒΡŽΡ‚ΡΡ Ρ‚ΠΎΠ»ΡŒΠΊΠΎ ΠΈΠΌΠΏΡƒΠ»ΡŒΡΠ°ΠΌΠΈ RAS# ΠΈ CAS#, Π° Π·Π°Π²Π΅Ρ€ΡˆΠ°ΡŽΡ‚ΡΡ Ρ‡Π΅Ρ€Π΅Π· ΠΊΠ°ΠΊΠΎΠΉ-Ρ‚ΠΎ ΠΎΠΏΡ€Π΅Π΄Π΅Π»Π΅Π½Π½Ρ‹ΠΉ (для Π΄Π°Π½Π½Ρ‹Ρ… микросхСм) ΠΈΠ½Ρ‚Π΅Ρ€Π²Π°Π». На врСмя этих процСссоров шина памяти оказываСтся занятой, ΠΏΡ€ΠΈΡ‡Π΅ΠΌ Π² основном ΠΎΠΆΠΈΠ΄Π°Π½ΠΈΠ΅ΠΌ Π΄Π°Π½Π½Ρ‹Ρ….

7.1.2. Бинхронная ΠΏΠ°ΠΌΡΡ‚ΡŒ β€” SDRAM ΠΈ DDR SDRAM

ΠœΠΈΠΊΡ€ΠΎΡΡ…Π΅ΠΌΡ‹ синхронной динамичСской памяти SDRAM (Synchronous DRAM) прСдставляСт собой ΠΊΠΎΠ½Π²Π΅ΠΉΠ΅Ρ€ΠΈΠ·ΠΈΡ€ΠΎΠ²Π°Π½Π½Ρ‹Π΅ устройства. По составу сигналов интСрфСйс SDRAM Π±Π»ΠΈΠ·ΠΎΠΊ ΠΊ ΠΎΠ±Ρ‹Ρ‡Π½ΠΎΠΉ динамичСской памяти: ΠΊΡ€ΠΎΠΌΠ΅ Π²Ρ…ΠΎΠ΄ΠΎΠ² синхронизации здСсь Π΅ΡΡ‚ΡŒ ΠΌΡƒΠ»ΡŒΡ‚ΠΈΠΏΠ»Π΅ΠΊΡΠΈΡ€ΠΎΠ²Π°Π½Π½Π°Ρ шина адрСса, Π»ΠΈΠ½ΠΈΠΈ RAS#, CAS#, WE# (Ρ€Π°Π·Ρ€Π΅ΡˆΠ΅Π½ΠΈΠ΅ записи) ΠΈ CS# (Π²Ρ‹Π±ΠΎΡ€ микросхСмы) ΠΈ Π»ΠΈΠ½ΠΈΠΈ Π΄Π°Π½Π½Ρ‹Ρ… (Ρ‚Π°Π±Π». 7.3). ВсС сигналы ΡΡ‚Ρ€ΠΎΠ±ΠΈΡ€ΡƒΡŽΡ‚ΡΡ ΠΏΠΎ ΠΏΠΎΠ»ΠΎΠΆΠΈΡ‚Π΅Π»ΡŒΠ½ΠΎΠΌΡƒ ΠΏΠ΅Ρ€Π΅ΠΏΠ°Π΄Ρƒ ΡΠΈΠ½Ρ…Ρ€ΠΎΠΈΠΌΠΏΡƒΠ»ΡŒΡΠΎΠ², комбинация ΡƒΠΏΡ€Π°Π²Π»ΡΡŽΡ‰ΠΈΡ… сигналов Π² ΠΊΠ°ΠΆΠ΄ΠΎΠΌ Ρ‚Π°ΠΊΡ‚Π΅ ΠΊΠΎΠ΄ΠΈΡ€ΡƒΠ΅Ρ‚ ΠΎΠΏΡ€Π΅Π΄Π΅Π»Π΅Π½Π½ΡƒΡŽ ΠΊΠΎΠΌΠ°Π½Π΄Ρƒ. Π‘ ΠΏΠΎΠΌΠΎΡ‰ΡŒΡŽ этих ΠΊΠΎΠΌΠ°Π½Π΄ организуСтся Ρ‚Π° ΠΆΠ΅ ΠΏΠΎΡΠ»Π΅Π΄ΠΎΠ²Π°Ρ‚Π΅Π»ΡŒΠ½ΠΎΡΡ‚ΡŒ Π²Π½ΡƒΡ‚Ρ€Π΅Π½Π½ΠΈΡ… сигналов RAS ΠΈ CAS, которая Ρ€Π°ΡΡΠΌΠ°Ρ‚Ρ€ΠΈΠ²Π°Π»Π°ΡΡŒ ΠΈ для памяти FPM.


Π’Π°Π±Π»ΠΈΡ†Π° 7.3. НазначСниС сигналов Π² микросхСмах SDRAM

Π‘ΠΈΠ³Π½Π°Π» I/O НазначСниС CLK I Clock Input β€” синхронизация, дСйствуСт ΠΏΠΎ ΠΏΠΎΠ»ΠΎΠΆΠΈΡ‚Π΅Π»ΡŒΠ½ΠΎΠΌΡƒ ΠΏΠ΅Ρ€Π΅ΠΏΠ°Π΄Ρƒ CKE I Clock Enable β€” Ρ€Π°Π·Ρ€Π΅ΡˆΠ΅Π½ΠΈΠ΅ синхронизации (высоким ΡƒΡ€ΠΎΠ²Π½Π΅ΠΌ). Низкий ΡƒΡ€ΠΎΠ²Π΅Π½ΡŒ ΠΏΠ΅Ρ€Π΅Π²ΠΎΠ΄ΠΈΡ‚ микросхСму Π² Ρ€Π΅ΠΆΠΈΠΌ Power Down, Suspend ΠΈΠ»ΠΈ Self Refresh CS# I Chip Select β€” Ρ€Π°Π·Ρ€Π΅ΡˆΠ΅Π½ΠΈΠ΅ дСкодирования ΠΊΠΎΠΌΠ°Π½Π΄ (Π½ΠΈΠ·ΠΊΠΈΠΌ ΡƒΡ€ΠΎΠ²Π½Π΅ΠΌ). ΠŸΡ€ΠΈ высоком ΡƒΡ€ΠΎΠ²Π½Π΅ Π½ΠΎΠ²Ρ‹Π΅ ΠΊΠΎΠΌΠ°Π½Π΄Ρ‹ Π½Π΅ Π΄Π΅ΠΊΠΎΠ΄ΠΈΡ€ΡƒΡŽΡ‚ΡΡ, Π½ΠΎ Π²Ρ‹ΠΏΠΎΠ»Π½Π΅Π½ΠΈΠ΅ Π½Π°Ρ‡Π°Ρ‚Ρ‹Ρ… продолТаСтся RAS#, CAS#, WE# I Row Address Strobe, Column Address Strobe, Write Enable β€” сигналы, ΠΎΠΏΡ€Π΅Π΄Π΅Π»ΡΡŽΡ‰ΠΈΠ΅ ΠΎΠΏΠ΅Ρ€Π°Ρ†ΠΈΡŽ (ΠΊΠΎΠ΄ ΠΊΠΎΠΌΠ°Π½Π΄Ρ‹) BS0, BS1 ΠΈΠ»ΠΈ BA0, BA1 I Bank Selects ΠΈΠ»ΠΈ Bank Address β€” Π²Ρ‹Π±ΠΎΡ€ Π±Π°Π½ΠΊΠ°, ΠΊ ΠΊΠΎΡ‚ΠΎΡ€ΠΎΠΌΡƒ адрСсуСтся ΠΊΠΎΠΌΠ°Π½Π΄Π° А[0:12] I Address β€” ΠΌΡƒΠ»ΡŒΡ‚ΠΈΠΏΠ»Π΅ΠΊΡΠΈΡ€ΠΎΠ²Π°Π½Π½Π°Ρ шина адрСса. Π’ Ρ†ΠΈΠΊΠ»Π°Ρ… Bank Activate ΠΎΠΏΡ€Π΅Π΄Π΅Π»ΡΡŽΡ‚ адрСс строки. Π’ Ρ†ΠΈΠΊΠ»Π°Ρ… Read/Write Π»ΠΈΠ½ΠΈΠΈ A[0:9] ΠΈ А11 Π·Π°Π΄Π°ΡŽΡ‚ адрСс столбца. Линия А10 Π² Ρ†ΠΈΠΊΠ»Π°Ρ… Read/Write Π²ΠΊΠ»ΡŽΡ‡Π°Π΅Ρ‚ Ρ€Π΅ΠΆΠΈΠΌ автопрСдзаряда (ΠΏΡ€ΠΈ А10=1), Π² Ρ†ΠΈΠΊΠ»Π΅ Precharge A10=1 Π·Π°Π΄Π°Π΅Ρ‚ прСдзаряд всСх Π±Π°Π½ΠΊΠΎΠ² (нСзависимо ΠΎΡ‚ BS0, BS1) DQx I/O Data Input/Output β€” Π΄Π²ΡƒΠ½Π°ΠΏΡ€Π°Π²Π»Π΅Π½Π½Ρ‹Π΅ Π»ΠΈΠ½ΠΈΠΈ Π΄Π°Π½Π½Ρ‹Ρ… DQM I Data Mask β€” маскированиС Π΄Π°Π½Π½Ρ‹Ρ…. Π’ Ρ†ΠΈΠΊΠ»Π΅ чтСния высокий ΡƒΡ€ΠΎΠ²Π΅Π½ΡŒ ΠΏΠ΅Ρ€Π΅Π²ΠΎΠ΄ΠΈΡ‚ ΡˆΠΈΠ½Ρƒ Π΄Π°Π½Π½Ρ‹Ρ… Π² высокоимпСдансноС состояниС (дСйствуСт Ρ‡Π΅Ρ€Π΅Π· 2 Ρ‚Π°ΠΊΡ‚Π°). Π’ Ρ†ΠΈΠΊΠ»Π΅ записи высокий ΡƒΡ€ΠΎΠ²Π΅Π½ΡŒ Π·Π°ΠΏΡ€Π΅Ρ‰Π°Π΅Ρ‚ запись Ρ‚Π΅ΠΊΡƒΡ‰ΠΈΡ… Π΄Π°Π½Π½Ρ‹Ρ…, Π½ΠΈΠ·ΠΊΠΈΠΉ β€” Ρ€Π°Π·Ρ€Π΅ΡˆΠ°Π΅Ρ‚ (дСйствуСт Π±Π΅Π· Π·Π°Π΄Π΅Ρ€ΠΆΠΊΠΈ) VSS, VDD – ΠžΠ±Ρ‰ΠΈΠΉ ΠΏΡ€ΠΎΠ²ΠΎΠ΄ ΠΈ ΠΏΠΈΡ‚Π°Π½ΠΈΠ΅ ядра VSSQ, VDDQ – ΠžΠ±Ρ‰ΠΈΠΉ ΠΏΡ€ΠΎΠ²ΠΎΠ΄ ΠΈ ΠΏΠΈΡ‚Π°Π½ΠΈΠ΅ Π²Ρ‹Ρ…ΠΎΠ΄Π½Ρ‹Ρ… Π±ΡƒΡ„Π΅Ρ€ΠΎΠ². Π˜Π·ΠΎΠ»ΠΈΡ€ΠΎΠ²Π°Π½Ρ‹ ΠΎΡ‚ питания ядра для сниТСния ΠΏΠΎΠΌΠ΅Ρ…

Π”Π°Π½Π½Ρ‹Π΅ для ΠΏΠ΅Ρ€Π²ΠΎΠΉ ΠΏΠ΅Ρ€Π΅Π΄Π°Ρ‡ΠΈ ΠΏΠ°ΠΊΠ΅Ρ‚Π° записи ΡƒΡΡ‚Π°Π½Π°Π²Π»ΠΈΠ²Π°ΡŽΡ‚ΡΡ вмСстС с ΠΊΠΎΠΌΠ°Π½Π΄ΠΎΠΉ WR. Π”Π°Π½Π½Ρ‹Π΅ для ΠΎΡΡ‚Π°Π»ΡŒΠ½Ρ‹Ρ… ΠΏΠ΅Ρ€Π΅Π΄Π°Ρ‡ ΠΏΠ°ΠΊΠ΅Ρ‚Π° ΠΏΠ΅Ρ€Π΅Π΄Π°ΡŽΡ‚ΡΡ Π² ΡΠ»Π΅Π΄ΡƒΡŽΡ‰ΠΈΡ… Ρ‚Π°ΠΊΡ‚Π°Ρ…. ΠŸΠ΅Ρ€Π²Ρ‹Π΅ Π΄Π°Π½Π½Ρ‹Π΅ ΠΏΠ°ΠΊΠ΅Ρ‚Π° чтСния ΠΏΠΎΡΠ²Π»ΡΡŽΡ‚ΡΡ Π½Π° шинС Ρ‡Π΅Ρ€Π΅Π· ΠΎΠΏΡ€Π΅Π΄Π΅Π»Π΅Π½Π½ΠΎΠ΅ количСство Ρ‚Π°ΠΊΡ‚ΠΎΠ² послС ΠΊΠΎΠΌΠ°Π½Π΄Ρ‹. Π­Ρ‚ΠΎ число, Π½Π°Π·Ρ‹Π²Π°Π΅ΠΌΠΎΠ΅ CAS Latency (CL), опрСдСляСтся Π²Ρ€Π΅ΠΌΠ΅Π½Π΅ΠΌ доступа TCAC ΠΈ Ρ‚Π°ΠΊΡ‚ΠΎΠ²ΠΎΠΉ частотой. ΠžΡΡ‚Π°Π»ΡŒΠ½Ρ‹Π΅ Π΄Π°Π½Π½Ρ‹Π΅ ΠΏΠ°ΠΊΠ΅Ρ‚Π° Π²Ρ‹Π΄Π°ΡŽΡ‚ΡΡ Π² ΠΏΠΎΡΠ»Π΅Π΄ΡƒΡŽΡ‰ΠΈΡ… Ρ‚Π°ΠΊΡ‚Π°Ρ…. Π’Ρ€Π΅ΠΌΠ΅Π½Π½Ρ‹Π΅ Π΄ΠΈΠ°Π³Ρ€Π°ΠΌΠΌΡ‹ Ρ€Π°Π±ΠΎΡ‚Ρ‹ SDRAM ΠΏΡ€ΠΈΠ²Π΅Π΄Π΅Π½Ρ‹ Π½Π° рис. 7.6. Π—Π΄Π΅ΡΡŒ ΠΏΠΎΠΊΠ°Π·Π°Π½Π° ΠΊΠΎΠΌΠ°Π½Π΄Π° записи WR, Π·Π° ΠΊΠΎΡ‚ΠΎΡ€ΠΎΠΉ слСдуСт ΠΊΠΎΠΌΠ°Π½Π΄Π° чтСния RD ΠΈΠ· Ρ‚ΠΎΠΉ ΠΆΠ΅ страницы, ΠΏΡ€Π΅Π΄Π²Π°Ρ€ΠΈΡ‚Π΅Π»ΡŒΠ½ΠΎ ΠΎΡ‚ΠΊΡ€Ρ‹Ρ‚ΠΎΠΉ ΠΊΠΎΠΌΠ°Π½Π΄ΠΎΠΉ ACT. Π”Π°Π»Π΅Π΅ страница закрываСтся ΠΊΠΎΠΌΠ°Π½Π΄ΠΎΠΉ PRE. Π”Π»ΠΈΠ½Π° ΠΏΠ°ΠΊΠ΅Ρ‚Π° 2, CL = 3.

Рис. 7.6. Π’Ρ€Π΅ΠΌΠ΅Π½Π½Ρ‹Π΅ Π΄ΠΈΠ°Π³Ρ€Π°ΠΌΠΌΡ‹ ΠΏΠ°ΠΊΠ΅Ρ‚Π½Ρ‹Ρ… Ρ†ΠΈΠΊΠ»ΠΎΠ² SDRAM: А ΠΈ Π’ β€” Π΄Π°Π½Π½Ρ‹Π΅ для записи ΠΏΠΎ адрСсу R0/C0 ΠΈ R0/C0+1, Π‘ ΠΈ D β€” Π΄Π°Π½Π½Ρ‹Π΅, считанныС ΠΏΠΎ адрСсу R0/C1 ΠΈ R0/C1 +1

РСгСнСрация (Ρ†ΠΈΠΊΠ» CBR с Π²Π½ΡƒΡ‚Ρ€Π΅Π½Π½ΠΈΠΌ счСтчиком адрСса Ρ€Π΅Π³Π΅Π½Π΅Ρ€ΠΈΡ€ΡƒΠ΅ΠΌΠΎΠΉ строки) выполняСтся ΠΏΠΎ ΠΊΠΎΠΌΠ°Π½Π΄Π΅ REF, ΠΊΠΎΡ‚ΠΎΡ€ΡƒΡŽ ΠΌΠΎΠΆΠ½ΠΎ Π²Π²ΠΎΠ΄ΠΈΡ‚ΡŒ Ρ‚ΠΎΠ»ΡŒΠΊΠΎ ΠΏΡ€ΠΈ состоянии покоя (idle) всСх Π±Π°Π½ΠΊΠΎΠ².

ΠœΠΈΠΊΡ€ΠΎΡΡ…Π΅ΠΌΡ‹ SDRAM ΠΎΠΏΡ‚ΠΈΠΌΠΈΠ·ΠΈΡ€ΠΎΠ²Π°Π½Ρ‹ для ΠΏΠ°ΠΊΠ΅Ρ‚Π½ΠΎΠΉ ΠΏΠ΅Ρ€Π΅Π΄Π°Ρ‡ΠΈ. Π£ Π½ΠΈΡ… ΠΏΡ€ΠΈ ΠΈΠ½ΠΈΡ†ΠΈΠ°Π»ΠΈΠ·Π°Ρ†ΠΈΠΈ программируСтся Π΄Π»ΠΈΠ½Π° ΠΏΠ°ΠΊΠ΅Ρ‚Π° (burst length=1, 2, 4, 8 элСмСнтов), порядок адрСсов Π² ΠΏΠ°ΠΊΠ΅Ρ‚Π΅ (wrap mode: interleave/linear β€” Ρ‡Π΅Ρ€Π΅Π΄ΡƒΡŽΡ‰ΠΈΠΉΡΡ/Π»ΠΈΠ½Π΅ΠΉΠ½Ρ‹ΠΉ) ΠΈ ΠΎΠΏΠ΅Ρ€Π°Ρ†ΠΈΠΎΠ½Π½Ρ‹ΠΉ Ρ€Π΅ΠΆΠΈΠΌ. ΠŸΠ°ΠΊΠ΅Ρ‚Π½Ρ‹ΠΉ Ρ€Π΅ΠΆΠΈΠΌ ΠΌΠΎΠΆΠ΅Ρ‚ Π²ΠΊΠ»ΡŽΡ‡Π°Ρ‚ΡŒΡΡ ΠΊΠ°ΠΊ для всСх ΠΎΠΏΠ΅Ρ€Π°Ρ†ΠΈΠΉ (normal), Ρ‚Π°ΠΊ ΠΈ Ρ‚ΠΎΠ»ΡŒΠΊΠΎ для чтСния (Multiple Burst with Single Write). Π­Ρ‚ΠΎΡ‚ Π²Ρ‹Π±ΠΎΡ€ позволяСт ΠΎΠΏΡ‚ΠΈΠΌΠΈΠ·ΠΈΡ€ΠΎΠ²Π°Ρ‚ΡŒ ΠΏΠ°ΠΌΡΡ‚ΡŒ для Ρ€Π°Π±ΠΎΡ‚Ρ‹ Π»ΠΈΠ±ΠΎ с WB, Π»ΠΈΠ±ΠΎ с WT-кэшСм.

ΠžΠ±Ρ€Π°Ρ‚ΠΈΠΌ Π²Π½ΠΈΠΌΠ°Π½ΠΈΠ΅, Ρ‡Ρ‚ΠΎ Π²Π½ΡƒΡ‚Ρ€Π΅Π½Π½ΠΈΠΉ счСтчик адрСса Ρ€Π°Π±ΠΎΡ‚Π°Π΅Ρ‚ ΠΏΠΎ ΠΌΠΎΠ΄ΡƒΠ»ΡŽ, Ρ€Π°Π²Π½ΠΎΠΌΡƒ Π·Π°ΠΏΡ€ΠΎΠ³Ρ€Π°ΠΌΠΌΠΈΡ€ΠΎΠ²Π°Π½Π½ΠΎΠΉ Π΄Π»ΠΈΠ½Π΅ ΠΏΠ°ΠΊΠ΅Ρ‚Π½ΠΎΠ³ΠΎ Ρ†ΠΈΠΊΠ»Π° (Π½Π°ΠΏΡ€ΠΈΠΌΠ΅Ρ€, ΠΏΡ€ΠΈ burst length=4 ΠΎΠ½ Π½Π΅ позволяСт ΠΏΠ΅Ρ€Π΅ΠΉΡ‚ΠΈ Π³Ρ€Π°Π½ΠΈΡ†Ρƒ ΠΎΠ±Ρ‹Ρ‡Π½ΠΎΠ³ΠΎ чСтырСхэлСмСнтного ΠΏΠ°ΠΊΠ΅Ρ‚Π½ΠΎΠ³ΠΎ Ρ†ΠΈΠΊΠ»Π°).

ΠŸΠ°ΠΊΠ΅Ρ‚Π½Ρ‹Π΅ Ρ†ΠΈΠΊΠ»Ρ‹ ΠΌΠΎΠ³ΡƒΡ‚ ΠΏΡ€Π΅Ρ€Ρ‹Π²Π°Ρ‚ΡŒΡΡ (ΠΏΡ€ΠΈΠ½ΡƒΠ΄ΠΈΡ‚Π΅Π»ΡŒΠ½ΠΎ Π·Π°Π²Π΅Ρ€ΡˆΠ°Ρ‚ΡŒΡΡ) ΠΏΠΎΡΠ»Π΅Π΄ΡƒΡŽΡ‰ΠΈΠΌΠΈ ΠΊΠΎΠΌΠ°Π½Π΄Π°ΠΌΠΈ. ΠŸΡ€ΠΈ этом ΠΎΡΡ‚Π°Π²ΡˆΠΈΠ΅ΡΡ адрСса ΠΎΡ‚Π±Ρ€Π°ΡΡ‹Π²Π°ΡŽΡ‚ΡΡ, ΠΈ ΠΏΡ€Π΅Ρ€Ρ‹Π²Π°ΡŽΡ‰ΠΈΠΉ ΠΏΠ°ΠΊΠ΅Ρ‚ Π±ΡƒΠ΄Π΅Ρ‚ ΠΈΠΌΠ΅Ρ‚ΡŒ ΠΏΠΎΠ»Π½ΡƒΡŽ Π΄Π»ΠΈΠ½Ρƒ (Ссли Π΅Π³ΠΎ самого Π½Π΅ ΠΏΡ€Π΅Ρ€Π²ΡƒΡ‚).

Π’ ΠΊΠΎΠΌΠ°Π½Π΄Π΅ Write имССтся Π²ΠΎΠ·ΠΌΠΎΠΆΠ½ΠΎΡΡ‚ΡŒ блокирования записи Π΄Π°Π½Π½Ρ‹Ρ… любого элСмСнта ΠΏΠ°ΠΊΠ΅Ρ‚Π° β€” для этого достаточно Π² Π΅Π³ΠΎ Ρ‚Π°ΠΊΡ‚Π΅ ΡƒΡΡ‚Π°Π½ΠΎΠ²ΠΈΡ‚ΡŒ высокий ΡƒΡ€ΠΎΠ²Π΅Π½ΡŒ сигнала DQM. Π­Ρ‚ΠΎΡ‚ ΠΆΠ΅ сигнал ΠΈΡΠΏΠΎΠ»ΡŒΠ·ΡƒΠ΅Ρ‚ΡΡ ΠΈ для ΠΏΠ΅Ρ€Π΅Π²ΠΎΠ΄Π° Π² высокоимпСдансноС состояния Π±ΡƒΡ„Π΅Ρ€ΠΎΠ² Π΄Π°Π½Π½Ρ‹Ρ… ΠΏΡ€ΠΈ ΠΎΠΏΠ΅Ρ€Π°Ρ†ΠΈΠΈ чтСния.

ΠœΠΈΠΊΡ€ΠΎΡΡ…Π΅ΠΌΡ‹ SDRAM ΠΈΠΌΠ΅ΡŽΡ‚ срСдства энСргосбСрСТСния, для управлСния ΠΈΠΌΠΈ ΠΈΡΠΏΠΎΠ»ΡŒΠ·ΡƒΠ΅Ρ‚ΡΡ Π²Ρ…ΠΎΠ΄ Ρ€Π°Π·Ρ€Π΅ΡˆΠ΅Π½ΠΈΡ синхронизации CKE.

Π’ Ρ€Π΅ΠΆΠΈΠΌΠ΅ саморСгСнСрации (Self Refresh) микросхСмы пСриодичСски Π²Ρ‹ΠΏΠΎΠ»Π½ΡΡŽΡ‚ Ρ†ΠΈΠΊΠ»Ρ‹ Ρ€Π΅Π³Π΅Π½Π΅Ρ€Π°Ρ†ΠΈΠΈ ΠΏΠΎ Π²Π½ΡƒΡ‚Ρ€Π΅Π½Π½Π΅ΠΌΡƒ Ρ‚Π°ΠΉΠΌΠ΅Ρ€Ρƒ ΠΈ Π½Π΅ Ρ€Π΅Π°Π³ΠΈΡ€ΡƒΡŽΡ‚ Π½Π° внСшниС сигналы, поэтому внСшняя синхронизация ΠΌΠΎΠΆΠ΅Ρ‚ Π±Ρ‹Ρ‚ΡŒ остановлСна.

Π Π΅ΠΆΠΈΠΌΡ‹ ΠΏΠΎΠ½ΠΈΠΆΠ΅Π½Π½ΠΎΠ³ΠΎ потрСблСния (Power Down Mode) ΡƒΡΡ‚Π°Π½Π°Π²Π»ΠΈΠ²Π°ΡŽΡ‚ΡΡ ΠΏΡ€ΠΈ ΠΏΠ΅Ρ€Π΅Π²ΠΎΠ΄Π΅ CKE Π² Π½ΠΈΠ·ΠΊΠΈΠΉ ΡƒΡ€ΠΎΠ²Π΅Π½ΡŒ ΠΊΠΎΠΌΠ°Π½Π΄ΠΎΠΉ NOP ΠΈΠ»ΠΈ INHBT. Π’ этих Ρ€Π΅ΠΆΠΈΠΌΠ°Ρ… микросхСма Π½Π΅ воспринимаСт ΠΊΠΎΠΌΠ°Π½Π΄. ΠŸΠΎΡΠΊΠΎΠ»ΡŒΠΊΡƒ Π² Π΄Π°Π½Π½Ρ‹Ρ… Ρ€Π΅ΠΆΠΈΠΌΠ°Ρ… рСгСнСрация Π½Π΅ выполняСтся, Π΄Π»ΠΈΡ‚Π΅Π»ΡŒΠ½ΠΎΡΡ‚ΡŒ прСбывания Π² Π½ΠΈΡ… ΠΎΠ³Ρ€Π°Π½ΠΈΡ‡Π΅Π½Π° ΠΏΠ΅Ρ€ΠΈΠΎΠ΄ΠΎΠΌ Ρ€Π΅Π³Π΅Π½Π΅Ρ€Π°Ρ†ΠΈΠΈ.