ΠΡΠ΅ΠΌΠ΅Π½Π½Π°Ρ Π΄ΠΈΠ°Π³ΡΠ°ΠΌΠΌΠ° ΡΠ°Π±ΠΎΡΡ Ρ EDO-ΠΏΠ°ΠΌΡΡΡΡ Π² ΡΠ΅ΠΆΠΈΠΌΠ΅ ΡΡΡΠ°Π½ΠΈΡΠ½ΠΎΠ³ΠΎ ΠΎΠ±ΠΌΠ΅Π½Π° ΠΏΡΠΈΠ²Π΅Π΄Π΅Π½Π° Π½Π° ΡΠΈΡ. 7.3; ΡΡΠΎΡ ΡΠ΅ΠΆΠΈΠΌ ΠΈΠ½ΠΎΠ³Π΄Π° Π½Π°Π·ΡΠ²Π°ΡΡ Π³ΠΈΠΏΠ΅ΡΡΡΡΠ°Π½ΠΈΡΠ½ΡΠΌ ΡΠ΅ΠΆΠΈΠΌΠΎΠΌ ΠΎΠ±ΠΌΠ΅Π½Π° ΠΠ Π (Hyper Page mode). ΠΠ³ΠΎ ΠΎΡΠ»ΠΈΡΠΈΠ΅ ΠΎΡ ΡΡΠ°Π½Π΄Π°ΡΡΠ½ΠΎΠ³ΠΎ Π·Π°ΠΊΠ»ΡΡΠ°Π΅ΡΡΡ Π² ΠΏΠΎΠ΄ΡΠ΅ΠΌΠ΅ ΠΈΠΌΠΏΡΠ»ΡΡΠ° CAS# Π΄ΠΎ ΠΏΠΎΡΠ²Π»Π΅Π½ΠΈΡ Π΄Π΅ΠΉΡΡΠ²ΠΈΡΠ΅Π»ΡΠ½ΡΡ Π΄Π°Π½Π½ΡΡ Π½Π° Π²ΡΡ ΠΎΠ΄Π΅ ΠΌΠΈΠΊΡΠΎΡΡ Π΅ΠΌΡ. Π‘ΡΠΈΡΡΠ²Π°Π½ΠΈΠ΅ Π²ΡΡ ΠΎΠ΄Π½ΡΡ Π΄Π°Π½Π½ΡΡ ΠΌΠΎΠΆΠ΅Ρ ΠΏΡΠΎΠΈΠ·Π²ΠΎΠ΄ΠΈΡΡΡΡ Π²Π½Π΅ΡΠ½ΠΈΠΌΠΈ ΡΡ Π΅ΠΌΠ°ΠΌΠΈ Π²ΠΏΠ»ΠΎΡΡ Π΄ΠΎ ΡΠΏΠ°Π΄Π° ΡΠ»Π΅Π΄ΡΡΡΠ΅Π³ΠΎ ΠΈΠΌΠΏΡΠ»ΡΡΠ° CAS#, ΡΡΠΎ ΠΏΠΎΠ·Π²ΠΎΠ»ΡΠ΅Ρ ΡΠΊΠΎΠ½ΠΎΠΌΠΈΡΡ Π²ΡΠ΅ΠΌΡ Π·Π° ΡΡΠ΅Ρ ΡΠΎΠΊΡΠ°ΡΠ΅Π½ΠΈΡ Π΄Π»ΠΈΡΠ΅Π»ΡΠ½ΠΎΡΡΠΈ ΠΈΠΌΠΏΡΠ»ΡΡΠ° CAS#. ΠΡΠ΅ΠΌΡ ΡΠΈΠΊΠ»Π° Π²Π½ΡΡΡΠΈ ΡΡΡΠ°Π½ΠΈΡΡ ΡΠΌΠ΅Π½ΡΡΠ°Π΅ΡΡΡ, ΠΏΠΎΠ²ΡΡΠ°Ρ ΠΏΡΠΎΠΈΠ·Π²ΠΎΠ΄ΠΈΡΠ΅Π»ΡΠ½ΠΎΡΡΡ Π² ΡΡΡΠ°Π½ΠΈΡΠ½ΠΎΠΌ ΡΠ΅ΠΆΠΈΠΌΠ΅ Π½Π° 40 %.
Π ΠΈΡ. 7.3. Π‘ΡΡΠ°Π½ΠΈΡΠ½ΡΠΉ ΡΠ΅ΠΆΠΈΠΌ ΡΡΠΈΡΡΠ²Π°Π½ΠΈΡ EDO DRAM (HPM)
Π£ΡΡΠ°Π½ΠΎΠ²ΠΊΠ° EDO DRAM Π²ΠΌΠ΅ΡΡΠΎ ΡΡΠ°Π½Π΄Π°ΡΡΠ½ΠΎΠΉ ΠΏΠ°ΠΌΡΡΠΈ Π² Π½Π΅ΠΏΡΠΈΡΠΏΠΎΡΠΎΠ±Π»Π΅Π½Π½ΡΠ΅ Π΄Π»Ρ ΡΡΠΎΠ³ΠΎ ΡΠΈΡΡΠ΅ΠΌΡ ΠΌΠΎΠΆΠ΅Ρ Π²ΡΠ·Π²Π°ΡΡ ΠΊΠΎΠ½ΡΠ»ΠΈΠΊΡΡ Π²ΡΡ ΠΎΠ΄Π½ΡΡ Π±ΡΡΠ΅ΡΠΎΠ² ΡΡΡΡΠΎΠΉΡΡΠ², ΡΠ°Π·Π΄Π΅Π»ΡΡΡΠΈΡ Ρ ΠΏΠ°ΠΌΡΡΡΡ ΠΎΠ±ΡΡΡ ΡΠΈΠ½Ρ Π΄Π°Π½Π½ΡΡ . Π‘ΠΊΠΎΡΠ΅Π΅ Π²ΡΠ΅Π³ΠΎ, ΡΡΠΎΡ ΠΊΠΎΠ½ΡΠ»ΠΈΠΊΡ Π²ΠΎΠ·Π½ΠΈΠΊΠ½Π΅Ρ Ρ ΡΠΎΡΠ΅Π΄Π½ΠΈΠΌ Π±Π°Π½ΠΊΠΎΠΌ ΠΏΠ°ΠΌΡΡΠΈ ΠΏΡΠΈ ΡΠ΅ΡΠ΅Π΄ΠΎΠ²Π°Π½ΠΈΠΈ Π±Π°Π½ΠΊΠΎΠ². ΠΠ»Ρ ΠΎΡΠΊΠ»ΡΡΠ΅Π½ΠΈΡ Π²ΡΡ ΠΎΠ΄Π½ΡΡ Π±ΡΡΠ΅ΡΠΎΠ² EDO-ΠΏΠ°ΠΌΡΡΠΈ Π²Π½ΡΡΡΠΈ ΡΡΡΠ°Π½ΠΈΡΠ½ΠΎΠ³ΠΎ ΡΠΈΠΊΠ»Π° ΠΎΠ±ΡΡΠ½ΠΎ ΠΈΡΠΏΠΎΠ»ΡΠ·ΡΡΡ ΡΠΈΠ³Π½Π°Π» WE#, Π½Π΅ Π²ΡΠ·ΡΠ²Π°ΡΡΠΈΠΉ Π·Π°ΠΏΠΈΡΠΈ Π²ΠΎ Π²ΡΠ΅ΠΌΡ Π½Π΅Π°ΠΊΡΠΈΠ²Π½ΠΎΠΉ ΡΠ°Π·Ρ CAS# (ΡΠΈΡ. 7.4, ΠΊΡΠΈΠ²Π°Ρ Π°). ΠΠΎ ΠΎΠΊΠΎΠ½ΡΠ°Π½ΠΈΠΈ ΡΠΈΠΊΠ»Π° Π±ΡΡΠ΅ΡΡ ΠΎΡΠΊΠ»ΡΡΠ°ΡΡΡΡ Π»ΠΈΡΡ ΠΏΠΎ ΡΠ½ΡΡΠΈΡ ΡΠΈΠ³Π½Π°Π»Π° RAS# (ΡΠΈΡ. 7.4, ΠΊΡΠΈΠ²Π°Ρ Π±).
Π ΠΈΡ. 7.4. Π£ΠΏΡΠ°Π²Π»Π΅Π½ΠΈΠ΅ Π²ΡΡ ΠΎΠ΄Π½ΡΠΌ Π±ΡΡΠ΅ΡΠΎΠΌ EDO DRAM
ΠΠ· ΠΏΡΠΈΠ½ΡΠΈΠΏΠΈΠ°Π»ΡΠ½ΠΎΠ³ΠΎ ΡΠ°Π·Π»ΠΈΡΠΈΡ Π² ΡΠ°Π±ΠΎΡΠ΅ Π²ΡΡ ΠΎΠ΄Π½ΡΡ Π±ΡΡΠ΅ΡΠΎΠ² ΡΠ»Π΅Π΄ΡΠ΅Ρ, ΡΡΠΎ Π² ΠΎΠ΄Π½ΠΎΠΌ Π±Π°Π½ΠΊΠ΅ Π½Π΅ ΡΡΠΎΠΈΡ ΡΠΌΠ΅ΡΠΈΠ²Π°ΡΡ EDO ΠΈ ΡΡΠ°Π½Π΄Π°ΡΡΠ½ΡΠ΅ ΠΌΠΎΠ΄ΡΠ»ΠΈ. EDO-ΠΌΠΎΠ΄ΡΠ»ΠΈ ΠΏΠΎΠ΄Π΄Π΅ΡΠΆΠΈΠ²Π°ΡΡΡΡ Π½Π΅ Π²ΡΠ΅ΠΌΠΈ ΡΠΈΠΏΡΠ΅ΡΠ°ΠΌΠΈ ΠΈ ΡΠΈΡΡΠ΅ΠΌΠ½ΡΠΌΠΈ ΠΏΠ»Π°ΡΠ°ΠΌΠΈ (Π² Π±ΠΎΠ»ΡΡΠ΅ΠΉ ΠΌΠ΅ΡΠ΅ ΡΡΠΎ ΠΎΡΠ½ΠΎΡΠΈΡΡΡ ΠΊ ΡΠΈΡΡΠ΅ΠΌΠ½ΡΠΌ ΠΏΠ»Π°ΡΠ°ΠΌ Π΄Π»Ρ ΠΏΡΠΎΡΠ΅ΡΡΠΎΡΠΎΠ² 486).
Π ΠΏΠ°ΠΌΡΡΠΈ BEDO DRAM (Burst EDO) ΠΊΡΠΎΠΌΠ΅ ΡΠ΅Π³ΠΈΡΡΡΠ°-Π·Π°ΡΠ΅Π»ΠΊΠΈ Π²ΡΡ ΠΎΠ΄Π½ΡΡ Π΄Π°Π½Π½ΡΡ , ΡΡΡΠΎΠ±ΠΈΡΡΠ΅ΠΌΠΎΠ³ΠΎ ΡΠ΅ΠΏΠ΅ΡΡ ΠΏΠΎ ΡΡΠΎΠ½ΡΡ ΠΈΠΌΠΏΡΠ»ΡΡΠ° CAS#, ΡΠΎΠ΄Π΅ΡΠΆΠΈΡΡΡ Π΅ΡΠ΅ ΠΈ Π²Π½ΡΡΡΠ΅Π½Π½ΠΈΠΉ ΡΡΠ΅ΡΡΠΈΠΊ Π°Π΄ΡΠ΅ΡΠ° ΠΊΠΎΠ»ΠΎΠ½ΠΎΠΊ Π΄Π»Ρ ΠΏΠ°ΠΊΠ΅ΡΠ½ΠΎΠ³ΠΎ ΡΠΈΠΊΠ»Π°. ΠΡΠΎ ΠΏΠΎΠ·Π²ΠΎΠ»ΡΠ΅Ρ Π²ΡΡΡΠ°Π²Π»ΡΡΡ Π°Π΄ΡΠ΅Ρ ΠΊΠΎΠ»ΠΎΠ½ΠΊΠΈ ΡΠΎΠ»ΡΠΊΠΎ Π² Π½Π°ΡΠ°Π»Π΅ ΠΏΠ°ΠΊΠ΅ΡΠ½ΠΎΠ³ΠΎ ΡΠΈΠΊΠ»Π° (ΡΠΈΡ. 7.5), Π° Π²ΠΎ 2-ΠΉ, 3-ΠΉ ΠΈ 4-ΠΉ ΠΏΠ΅ΡΠ΅Π΄Π°ΡΠ°Ρ ΠΈΠΌΠΏΡΠ»ΡΡΡ CAS# ΡΠΎΠ»ΡΠΊΠΎ Π·Π°ΠΏΡΠ°ΡΠΈΠ²Π°ΡΡ ΠΎΡΠ΅ΡΠ΅Π΄Π½ΡΠ΅ Π΄Π°Π½Π½ΡΠ΅. Π ΡΠ΅Π·ΡΠ»ΡΡΠ°ΡΠ΅ ΡΠ΄Π»ΠΈΠ½Π΅Π½ΠΈΡ ΠΊΠΎΠ½Π²Π΅ΠΉΠ΅ΡΠ° Π²ΡΡ ΠΎΠ΄Π½ΡΠ΅ Π΄Π°Π½Π½ΡΠ΅ ΠΊΠ°ΠΊ Π±Ρ ΠΎΡΡΡΠ°ΡΡ Π½Π° ΠΎΠ΄ΠΈΠ½ ΡΠ°ΠΊΡ ΡΠΈΠ³Π½Π°Π»Π° CAS#, Π·Π°ΡΠΎ ΡΠ»Π΅Π΄ΡΡΡΠΈΠ΅ Π΄Π°Π½Π½ΡΠ΅ ΠΏΠΎΡΠ²Π»ΡΡΡΡΡ Π±Π΅Π· ΡΠ°ΠΊΡΠΎΠ² ΠΎΠΆΠΈΠ΄Π°Π½ΠΈΡ ΠΏΡΠΎΡΠ΅ΡΡΠΎΡΠ°, ΡΠ΅ΠΌ ΠΎΠ±Π΅ΡΠΏΠ΅ΡΠΈΠ²Π°Π΅ΡΡΡ Π»ΡΡΡΠΈΠΉ ΡΠΈΠΊΠ» ΡΡΠ΅Π½ΠΈΡ. ΠΠ°Π΄Π΅ΡΠΆΠΊΠ° ΠΏΠΎΡΠ²Π»Π΅Π½ΠΈΡ ΠΏΠ΅ΡΠ²ΡΡ Π΄Π°Π½Π½ΡΡ ΠΏΠ°ΠΊΠ΅ΡΠ½ΠΎΠ³ΠΎ ΡΠΈΠΊΠ»Π° ΠΎΠΊΡΠΏΠ°Π΅ΡΡΡ ΠΏΠΎΠ²ΡΡΠ΅Π½Π½ΠΎΠΉ ΡΠ°ΡΡΠΎΡΠΎΠΉ ΠΏΡΠΈΠ΅ΠΌΠ° ΠΏΠΎΡΠ»Π΅Π΄ΡΡΡΠΈΡ . BEDO-ΠΏΠ°ΠΌΡΡΡ ΠΏΡΠΈΠΌΠ΅Π½ΡΠ΅ΡΡΡ Π² ΠΌΠΎΠ΄ΡΠ»ΡΡ SIMM-72 ΠΈ DIMM, Π½ΠΎ ΠΏΠΎΠ΄Π΄Π΅ΡΠΆΠΈΠ²Π°Π΅ΡΡΡ Π΄Π°Π»Π΅ΠΊΠΎ Π½Π΅ Π²ΡΠ΅ΠΌΠΈ ΡΠΈΠΏΡΠ΅ΡΠ°ΠΌΠΈ.
Π ΠΈΡ. 7.5. Π‘ΡΡΠ°Π½ΠΈΡΠ½ΡΠΉ ΡΠ΅ΠΆΠΈΠΌ ΡΡΠΈΡΡΠ²Π°Π½ΠΈΡ BEDO DRAM
ΠΡΡΠ΅ΠΏΠ΅ΡΠ΅ΡΠΈΡΠ»Π΅Π½Π½ΡΠ΅ ΡΠΈΠΏΡ ΠΏΠ°ΠΌΡΡΠΈ ΡΠ²Π»ΡΡΡΡΡ Π°ΡΠΈΠ½Ρ ΡΠΎΠ½Π½ΡΠΌΠΈ ΠΏΠΎ ΠΎΡΠ½ΠΎΡΠ΅Π½ΠΈΡ ΠΊ ΡΠ°ΠΊΡΠΈΡΠΎΠ²Π°Π½ΠΈΡ ΡΠΈΡΡΠ΅ΠΌΠ½ΠΎΠΉ ΡΠΈΠ½Ρ ΠΊΠΎΠΌΠΏΡΡΡΠ΅ΡΠ°. ΠΡΠΎ ΠΎΠ·Π½Π°ΡΠ°Π΅Ρ, ΡΡΠΎ Π²ΡΠ΅ ΠΏΡΠΎΡΠ΅ΡΡΡ ΠΈΠ½ΠΈΡΠΈΠΈΡΡΡΡΡΡ ΡΠΎΠ»ΡΠΊΠΎ ΠΈΠΌΠΏΡΠ»ΡΡΠ°ΠΌΠΈ RAS# ΠΈ CAS#, Π° Π·Π°Π²Π΅ΡΡΠ°ΡΡΡΡ ΡΠ΅ΡΠ΅Π· ΠΊΠ°ΠΊΠΎΠΉ-ΡΠΎ ΠΎΠΏΡΠ΅Π΄Π΅Π»Π΅Π½Π½ΡΠΉ (Π΄Π»Ρ Π΄Π°Π½Π½ΡΡ ΠΌΠΈΠΊΡΠΎΡΡ Π΅ΠΌ) ΠΈΠ½ΡΠ΅ΡΠ²Π°Π». ΠΠ° Π²ΡΠ΅ΠΌΡ ΡΡΠΈΡ ΠΏΡΠΎΡΠ΅ΡΡΠΎΡΠΎΠ² ΡΠΈΠ½Π° ΠΏΠ°ΠΌΡΡΠΈ ΠΎΠΊΠ°Π·ΡΠ²Π°Π΅ΡΡΡ Π·Π°Π½ΡΡΠΎΠΉ, ΠΏΡΠΈΡΠ΅ΠΌ Π² ΠΎΡΠ½ΠΎΠ²Π½ΠΎΠΌ ΠΎΠΆΠΈΠ΄Π°Π½ΠΈΠ΅ΠΌ Π΄Π°Π½Π½ΡΡ .
7.1.2. Π‘ΠΈΠ½Ρ ΡΠΎΠ½Π½Π°Ρ ΠΏΠ°ΠΌΡΡΡ β SDRAM ΠΈ DDR SDRAM
ΠΠΈΠΊΡΠΎΡΡ Π΅ΠΌΡ ΡΠΈΠ½Ρ ΡΠΎΠ½Π½ΠΎΠΉ Π΄ΠΈΠ½Π°ΠΌΠΈΡΠ΅ΡΠΊΠΎΠΉ ΠΏΠ°ΠΌΡΡΠΈ SDRAM (Synchronous DRAM) ΠΏΡΠ΅Π΄ΡΡΠ°Π²Π»ΡΠ΅Ρ ΡΠΎΠ±ΠΎΠΉ ΠΊΠΎΠ½Π²Π΅ΠΉΠ΅ΡΠΈΠ·ΠΈΡΠΎΠ²Π°Π½Π½ΡΠ΅ ΡΡΡΡΠΎΠΉΡΡΠ²Π°. ΠΠΎ ΡΠΎΡΡΠ°Π²Ρ ΡΠΈΠ³Π½Π°Π»ΠΎΠ² ΠΈΠ½ΡΠ΅ΡΡΠ΅ΠΉΡ SDRAM Π±Π»ΠΈΠ·ΠΎΠΊ ΠΊ ΠΎΠ±ΡΡΠ½ΠΎΠΉ Π΄ΠΈΠ½Π°ΠΌΠΈΡΠ΅ΡΠΊΠΎΠΉ ΠΏΠ°ΠΌΡΡΠΈ: ΠΊΡΠΎΠΌΠ΅ Π²Ρ ΠΎΠ΄ΠΎΠ² ΡΠΈΠ½Ρ ΡΠΎΠ½ΠΈΠ·Π°ΡΠΈΠΈ Π·Π΄Π΅ΡΡ Π΅ΡΡΡ ΠΌΡΠ»ΡΡΠΈΠΏΠ»Π΅ΠΊΡΠΈΡΠΎΠ²Π°Π½Π½Π°Ρ ΡΠΈΠ½Π° Π°Π΄ΡΠ΅ΡΠ°, Π»ΠΈΠ½ΠΈΠΈ RAS#, CAS#, WE# (ΡΠ°Π·ΡΠ΅ΡΠ΅Π½ΠΈΠ΅ Π·Π°ΠΏΠΈΡΠΈ) ΠΈ CS# (Π²ΡΠ±ΠΎΡ ΠΌΠΈΠΊΡΠΎΡΡ Π΅ΠΌΡ) ΠΈ Π»ΠΈΠ½ΠΈΠΈ Π΄Π°Π½Π½ΡΡ (ΡΠ°Π±Π». 7.3). ΠΡΠ΅ ΡΠΈΠ³Π½Π°Π»Ρ ΡΡΡΠΎΠ±ΠΈΡΡΡΡΡΡ ΠΏΠΎ ΠΏΠΎΠ»ΠΎΠΆΠΈΡΠ΅Π»ΡΠ½ΠΎΠΌΡ ΠΏΠ΅ΡΠ΅ΠΏΠ°Π΄Ρ ΡΠΈΠ½Ρ ΡΠΎΠΈΠΌΠΏΡΠ»ΡΡΠΎΠ², ΠΊΠΎΠΌΠ±ΠΈΠ½Π°ΡΠΈΡ ΡΠΏΡΠ°Π²Π»ΡΡΡΠΈΡ ΡΠΈΠ³Π½Π°Π»ΠΎΠ² Π² ΠΊΠ°ΠΆΠ΄ΠΎΠΌ ΡΠ°ΠΊΡΠ΅ ΠΊΠΎΠ΄ΠΈΡΡΠ΅Ρ ΠΎΠΏΡΠ΅Π΄Π΅Π»Π΅Π½Π½ΡΡ ΠΊΠΎΠΌΠ°Π½Π΄Ρ. Π‘ ΠΏΠΎΠΌΠΎΡΡΡ ΡΡΠΈΡ ΠΊΠΎΠΌΠ°Π½Π΄ ΠΎΡΠ³Π°Π½ΠΈΠ·ΡΠ΅ΡΡΡ ΡΠ° ΠΆΠ΅ ΠΏΠΎΡΠ»Π΅Π΄ΠΎΠ²Π°ΡΠ΅Π»ΡΠ½ΠΎΡΡΡ Π²Π½ΡΡΡΠ΅Π½Π½ΠΈΡ ΡΠΈΠ³Π½Π°Π»ΠΎΠ² RAS ΠΈ CAS, ΠΊΠΎΡΠΎΡΠ°Ρ ΡΠ°ΡΡΠΌΠ°ΡΡΠΈΠ²Π°Π»Π°ΡΡ ΠΈ Π΄Π»Ρ ΠΏΠ°ΠΌΡΡΠΈ FPM.
Π’Π°Π±Π»ΠΈΡΠ° 7.3. ΠΠ°Π·Π½Π°ΡΠ΅Π½ΠΈΠ΅ ΡΠΈΠ³Π½Π°Π»ΠΎΠ² Π² ΠΌΠΈΠΊΡΠΎΡΡ Π΅ΠΌΠ°Ρ SDRAM
Π‘ΠΈΠ³Π½Π°Π» I/O ΠΠ°Π·Π½Π°ΡΠ΅Π½ΠΈΠ΅ CLK I Clock Input β ΡΠΈΠ½Ρ ΡΠΎΠ½ΠΈΠ·Π°ΡΠΈΡ, Π΄Π΅ΠΉΡΡΠ²ΡΠ΅Ρ ΠΏΠΎ ΠΏΠΎΠ»ΠΎΠΆΠΈΡΠ΅Π»ΡΠ½ΠΎΠΌΡ ΠΏΠ΅ΡΠ΅ΠΏΠ°Π΄Ρ CKE I Clock Enable β ΡΠ°Π·ΡΠ΅ΡΠ΅Π½ΠΈΠ΅ ΡΠΈΠ½Ρ ΡΠΎΠ½ΠΈΠ·Π°ΡΠΈΠΈ (Π²ΡΡΠΎΠΊΠΈΠΌ ΡΡΠΎΠ²Π½Π΅ΠΌ). ΠΠΈΠ·ΠΊΠΈΠΉ ΡΡΠΎΠ²Π΅Π½Ρ ΠΏΠ΅ΡΠ΅Π²ΠΎΠ΄ΠΈΡ ΠΌΠΈΠΊΡΠΎΡΡ Π΅ΠΌΡ Π² ΡΠ΅ΠΆΠΈΠΌ Power Down, Suspend ΠΈΠ»ΠΈ Self Refresh CS# I Chip Select β ΡΠ°Π·ΡΠ΅ΡΠ΅Π½ΠΈΠ΅ Π΄Π΅ΠΊΠΎΠ΄ΠΈΡΠΎΠ²Π°Π½ΠΈΡ ΠΊΠΎΠΌΠ°Π½Π΄ (Π½ΠΈΠ·ΠΊΠΈΠΌ ΡΡΠΎΠ²Π½Π΅ΠΌ). ΠΡΠΈ Π²ΡΡΠΎΠΊΠΎΠΌ ΡΡΠΎΠ²Π½Π΅ Π½ΠΎΠ²ΡΠ΅ ΠΊΠΎΠΌΠ°Π½Π΄Ρ Π½Π΅ Π΄Π΅ΠΊΠΎΠ΄ΠΈΡΡΡΡΡΡ, Π½ΠΎ Π²ΡΠΏΠΎΠ»Π½Π΅Π½ΠΈΠ΅ Π½Π°ΡΠ°ΡΡΡ ΠΏΡΠΎΠ΄ΠΎΠ»ΠΆΠ°Π΅ΡΡΡ RAS#, CAS#, WE# I Row Address Strobe, Column Address Strobe, Write Enable β ΡΠΈΠ³Π½Π°Π»Ρ, ΠΎΠΏΡΠ΅Π΄Π΅Π»ΡΡΡΠΈΠ΅ ΠΎΠΏΠ΅ΡΠ°ΡΠΈΡ (ΠΊΠΎΠ΄ ΠΊΠΎΠΌΠ°Π½Π΄Ρ) BS0, BS1 ΠΈΠ»ΠΈ BA0, BA1 I Bank Selects ΠΈΠ»ΠΈ Bank Address β Π²ΡΠ±ΠΎΡ Π±Π°Π½ΠΊΠ°, ΠΊ ΠΊΠΎΡΠΎΡΠΎΠΌΡ Π°Π΄ΡΠ΅ΡΡΠ΅ΡΡΡ ΠΊΠΎΠΌΠ°Π½Π΄Π° Π[0:12] I Address β ΠΌΡΠ»ΡΡΠΈΠΏΠ»Π΅ΠΊΡΠΈΡΠΎΠ²Π°Π½Π½Π°Ρ ΡΠΈΠ½Π° Π°Π΄ΡΠ΅ΡΠ°. Π ΡΠΈΠΊΠ»Π°Ρ Bank Activate ΠΎΠΏΡΠ΅Π΄Π΅Π»ΡΡΡ Π°Π΄ΡΠ΅Ρ ΡΡΡΠΎΠΊΠΈ. Π ΡΠΈΠΊΠ»Π°Ρ Read/Write Π»ΠΈΠ½ΠΈΠΈ A[0:9] ΠΈ Π11 Π·Π°Π΄Π°ΡΡ Π°Π΄ΡΠ΅Ρ ΡΡΠΎΠ»Π±ΡΠ°. ΠΠΈΠ½ΠΈΡ Π10 Π² ΡΠΈΠΊΠ»Π°Ρ Read/Write Π²ΠΊΠ»ΡΡΠ°Π΅Ρ ΡΠ΅ΠΆΠΈΠΌ Π°Π²ΡΠΎΠΏΡΠ΅Π΄Π·Π°ΡΡΠ΄Π° (ΠΏΡΠΈ Π10=1), Π² ΡΠΈΠΊΠ»Π΅ Precharge A10=1 Π·Π°Π΄Π°Π΅Ρ ΠΏΡΠ΅Π΄Π·Π°ΡΡΠ΄ Π²ΡΠ΅Ρ Π±Π°Π½ΠΊΠΎΠ² (Π½Π΅Π·Π°Π²ΠΈΡΠΈΠΌΠΎ ΠΎΡ BS0, BS1) DQx I/O Data Input/Output β Π΄Π²ΡΠ½Π°ΠΏΡΠ°Π²Π»Π΅Π½Π½ΡΠ΅ Π»ΠΈΠ½ΠΈΠΈ Π΄Π°Π½Π½ΡΡ DQM I Data Mask β ΠΌΠ°ΡΠΊΠΈΡΠΎΠ²Π°Π½ΠΈΠ΅ Π΄Π°Π½Π½ΡΡ . Π ΡΠΈΠΊΠ»Π΅ ΡΡΠ΅Π½ΠΈΡ Π²ΡΡΠΎΠΊΠΈΠΉ ΡΡΠΎΠ²Π΅Π½Ρ ΠΏΠ΅ΡΠ΅Π²ΠΎΠ΄ΠΈΡ ΡΠΈΠ½Ρ Π΄Π°Π½Π½ΡΡ Π² Π²ΡΡΠΎΠΊΠΎΠΈΠΌΠΏΠ΅Π΄Π°Π½ΡΠ½ΠΎΠ΅ ΡΠΎΡΡΠΎΡΠ½ΠΈΠ΅ (Π΄Π΅ΠΉΡΡΠ²ΡΠ΅Ρ ΡΠ΅ΡΠ΅Π· 2 ΡΠ°ΠΊΡΠ°). Π ΡΠΈΠΊΠ»Π΅ Π·Π°ΠΏΠΈΡΠΈ Π²ΡΡΠΎΠΊΠΈΠΉ ΡΡΠΎΠ²Π΅Π½Ρ Π·Π°ΠΏΡΠ΅ΡΠ°Π΅Ρ Π·Π°ΠΏΠΈΡΡ ΡΠ΅ΠΊΡΡΠΈΡ Π΄Π°Π½Π½ΡΡ , Π½ΠΈΠ·ΠΊΠΈΠΉ β ΡΠ°Π·ΡΠ΅ΡΠ°Π΅Ρ (Π΄Π΅ΠΉΡΡΠ²ΡΠ΅Ρ Π±Π΅Π· Π·Π°Π΄Π΅ΡΠΆΠΊΠΈ) VSS, VDD β ΠΠ±ΡΠΈΠΉ ΠΏΡΠΎΠ²ΠΎΠ΄ ΠΈ ΠΏΠΈΡΠ°Π½ΠΈΠ΅ ΡΠ΄ΡΠ° VSSQ, VDDQ β ΠΠ±ΡΠΈΠΉ ΠΏΡΠΎΠ²ΠΎΠ΄ ΠΈ ΠΏΠΈΡΠ°Π½ΠΈΠ΅ Π²ΡΡ ΠΎΠ΄Π½ΡΡ Π±ΡΡΠ΅ΡΠΎΠ². ΠΠ·ΠΎΠ»ΠΈΡΠΎΠ²Π°Π½Ρ ΠΎΡ ΠΏΠΈΡΠ°Π½ΠΈΡ ΡΠ΄ΡΠ° Π΄Π»Ρ ΡΠ½ΠΈΠΆΠ΅Π½ΠΈΡ ΠΏΠΎΠΌΠ΅ΡΠΠ°Π½Π½ΡΠ΅ Π΄Π»Ρ ΠΏΠ΅ΡΠ²ΠΎΠΉ ΠΏΠ΅ΡΠ΅Π΄Π°ΡΠΈ ΠΏΠ°ΠΊΠ΅ΡΠ° Π·Π°ΠΏΠΈΡΠΈ ΡΡΡΠ°Π½Π°Π²Π»ΠΈΠ²Π°ΡΡΡΡ Π²ΠΌΠ΅ΡΡΠ΅ Ρ ΠΊΠΎΠΌΠ°Π½Π΄ΠΎΠΉ WR. ΠΠ°Π½Π½ΡΠ΅ Π΄Π»Ρ ΠΎΡΡΠ°Π»ΡΠ½ΡΡ ΠΏΠ΅ΡΠ΅Π΄Π°Ρ ΠΏΠ°ΠΊΠ΅ΡΠ° ΠΏΠ΅ΡΠ΅Π΄Π°ΡΡΡΡ Π² ΡΠ»Π΅Π΄ΡΡΡΠΈΡ ΡΠ°ΠΊΡΠ°Ρ . ΠΠ΅ΡΠ²ΡΠ΅ Π΄Π°Π½Π½ΡΠ΅ ΠΏΠ°ΠΊΠ΅ΡΠ° ΡΡΠ΅Π½ΠΈΡ ΠΏΠΎΡΠ²Π»ΡΡΡΡΡ Π½Π° ΡΠΈΠ½Π΅ ΡΠ΅ΡΠ΅Π· ΠΎΠΏΡΠ΅Π΄Π΅Π»Π΅Π½Π½ΠΎΠ΅ ΠΊΠΎΠ»ΠΈΡΠ΅ΡΡΠ²ΠΎ ΡΠ°ΠΊΡΠΎΠ² ΠΏΠΎΡΠ»Π΅ ΠΊΠΎΠΌΠ°Π½Π΄Ρ. ΠΡΠΎ ΡΠΈΡΠ»ΠΎ, Π½Π°Π·ΡΠ²Π°Π΅ΠΌΠΎΠ΅ CAS Latency (CL), ΠΎΠΏΡΠ΅Π΄Π΅Π»ΡΠ΅ΡΡΡ Π²ΡΠ΅ΠΌΠ΅Π½Π΅ΠΌ Π΄ΠΎΡΡΡΠΏΠ° TCAC ΠΈ ΡΠ°ΠΊΡΠΎΠ²ΠΎΠΉ ΡΠ°ΡΡΠΎΡΠΎΠΉ. ΠΡΡΠ°Π»ΡΠ½ΡΠ΅ Π΄Π°Π½Π½ΡΠ΅ ΠΏΠ°ΠΊΠ΅ΡΠ° Π²ΡΠ΄Π°ΡΡΡΡ Π² ΠΏΠΎΡΠ»Π΅Π΄ΡΡΡΠΈΡ ΡΠ°ΠΊΡΠ°Ρ . ΠΡΠ΅ΠΌΠ΅Π½Π½ΡΠ΅ Π΄ΠΈΠ°Π³ΡΠ°ΠΌΠΌΡ ΡΠ°Π±ΠΎΡΡ SDRAM ΠΏΡΠΈΠ²Π΅Π΄Π΅Π½Ρ Π½Π° ΡΠΈΡ. 7.6. ΠΠ΄Π΅ΡΡ ΠΏΠΎΠΊΠ°Π·Π°Π½Π° ΠΊΠΎΠΌΠ°Π½Π΄Π° Π·Π°ΠΏΠΈΡΠΈ WR, Π·Π° ΠΊΠΎΡΠΎΡΠΎΠΉ ΡΠ»Π΅Π΄ΡΠ΅Ρ ΠΊΠΎΠΌΠ°Π½Π΄Π° ΡΡΠ΅Π½ΠΈΡ RD ΠΈΠ· ΡΠΎΠΉ ΠΆΠ΅ ΡΡΡΠ°Π½ΠΈΡΡ, ΠΏΡΠ΅Π΄Π²Π°ΡΠΈΡΠ΅Π»ΡΠ½ΠΎ ΠΎΡΠΊΡΡΡΠΎΠΉ ΠΊΠΎΠΌΠ°Π½Π΄ΠΎΠΉ ACT. ΠΠ°Π»Π΅Π΅ ΡΡΡΠ°Π½ΠΈΡΠ° Π·Π°ΠΊΡΡΠ²Π°Π΅ΡΡΡ ΠΊΠΎΠΌΠ°Π½Π΄ΠΎΠΉ PRE. ΠΠ»ΠΈΠ½Π° ΠΏΠ°ΠΊΠ΅ΡΠ° 2, CL = 3.
Π ΠΈΡ. 7.6. ΠΡΠ΅ΠΌΠ΅Π½Π½ΡΠ΅ Π΄ΠΈΠ°Π³ΡΠ°ΠΌΠΌΡ ΠΏΠ°ΠΊΠ΅ΡΠ½ΡΡ ΡΠΈΠΊΠ»ΠΎΠ² SDRAM: Π ΠΈ Π β Π΄Π°Π½Π½ΡΠ΅ Π΄Π»Ρ Π·Π°ΠΏΠΈΡΠΈ ΠΏΠΎ Π°Π΄ΡΠ΅ΡΡ R0/C0 ΠΈ R0/C0+1, Π‘ ΠΈ D β Π΄Π°Π½Π½ΡΠ΅, ΡΡΠΈΡΠ°Π½Π½ΡΠ΅ ΠΏΠΎ Π°Π΄ΡΠ΅ΡΡ R0/C1 ΠΈ R0/C1 +1
Π Π΅Π³Π΅Π½Π΅ΡΠ°ΡΠΈΡ (ΡΠΈΠΊΠ» CBR Ρ Π²Π½ΡΡΡΠ΅Π½Π½ΠΈΠΌ ΡΡΠ΅ΡΡΠΈΠΊΠΎΠΌ Π°Π΄ΡΠ΅ΡΠ° ΡΠ΅Π³Π΅Π½Π΅ΡΠΈΡΡΠ΅ΠΌΠΎΠΉ ΡΡΡΠΎΠΊΠΈ) Π²ΡΠΏΠΎΠ»Π½ΡΠ΅ΡΡΡ ΠΏΠΎ ΠΊΠΎΠΌΠ°Π½Π΄Π΅ REF, ΠΊΠΎΡΠΎΡΡΡ ΠΌΠΎΠΆΠ½ΠΎ Π²Π²ΠΎΠ΄ΠΈΡΡ ΡΠΎΠ»ΡΠΊΠΎ ΠΏΡΠΈ ΡΠΎΡΡΠΎΡΠ½ΠΈΠΈ ΠΏΠΎΠΊΠΎΡ (idle) Π²ΡΠ΅Ρ Π±Π°Π½ΠΊΠΎΠ².
ΠΠΈΠΊΡΠΎΡΡ Π΅ΠΌΡ SDRAM ΠΎΠΏΡΠΈΠΌΠΈΠ·ΠΈΡΠΎΠ²Π°Π½Ρ Π΄Π»Ρ ΠΏΠ°ΠΊΠ΅ΡΠ½ΠΎΠΉ ΠΏΠ΅ΡΠ΅Π΄Π°ΡΠΈ. Π£ Π½ΠΈΡ ΠΏΡΠΈ ΠΈΠ½ΠΈΡΠΈΠ°Π»ΠΈΠ·Π°ΡΠΈΠΈ ΠΏΡΠΎΠ³ΡΠ°ΠΌΠΌΠΈΡΡΠ΅ΡΡΡ Π΄Π»ΠΈΠ½Π° ΠΏΠ°ΠΊΠ΅ΡΠ° (burst length=1, 2, 4, 8 ΡΠ»Π΅ΠΌΠ΅Π½ΡΠΎΠ²), ΠΏΠΎΡΡΠ΄ΠΎΠΊ Π°Π΄ΡΠ΅ΡΠΎΠ² Π² ΠΏΠ°ΠΊΠ΅ΡΠ΅ (wrap mode: interleave/linear β ΡΠ΅ΡΠ΅Π΄ΡΡΡΠΈΠΉΡΡ/Π»ΠΈΠ½Π΅ΠΉΠ½ΡΠΉ) ΠΈ ΠΎΠΏΠ΅ΡΠ°ΡΠΈΠΎΠ½Π½ΡΠΉ ΡΠ΅ΠΆΠΈΠΌ. ΠΠ°ΠΊΠ΅ΡΠ½ΡΠΉ ΡΠ΅ΠΆΠΈΠΌ ΠΌΠΎΠΆΠ΅Ρ Π²ΠΊΠ»ΡΡΠ°ΡΡΡΡ ΠΊΠ°ΠΊ Π΄Π»Ρ Π²ΡΠ΅Ρ ΠΎΠΏΠ΅ΡΠ°ΡΠΈΠΉ (normal), ΡΠ°ΠΊ ΠΈ ΡΠΎΠ»ΡΠΊΠΎ Π΄Π»Ρ ΡΡΠ΅Π½ΠΈΡ (Multiple Burst with Single Write). ΠΡΠΎΡ Π²ΡΠ±ΠΎΡ ΠΏΠΎΠ·Π²ΠΎΠ»ΡΠ΅Ρ ΠΎΠΏΡΠΈΠΌΠΈΠ·ΠΈΡΠΎΠ²Π°ΡΡ ΠΏΠ°ΠΌΡΡΡ Π΄Π»Ρ ΡΠ°Π±ΠΎΡΡ Π»ΠΈΠ±ΠΎ Ρ WB, Π»ΠΈΠ±ΠΎ Ρ WT-ΠΊΡΡΠ΅ΠΌ.
ΠΠ±ΡΠ°ΡΠΈΠΌ Π²Π½ΠΈΠΌΠ°Π½ΠΈΠ΅, ΡΡΠΎ Π²Π½ΡΡΡΠ΅Π½Π½ΠΈΠΉ ΡΡΠ΅ΡΡΠΈΠΊ Π°Π΄ΡΠ΅ΡΠ° ΡΠ°Π±ΠΎΡΠ°Π΅Ρ ΠΏΠΎ ΠΌΠΎΠ΄ΡΠ»Ρ, ΡΠ°Π²Π½ΠΎΠΌΡ Π·Π°ΠΏΡΠΎΠ³ΡΠ°ΠΌΠΌΠΈΡΠΎΠ²Π°Π½Π½ΠΎΠΉ Π΄Π»ΠΈΠ½Π΅ ΠΏΠ°ΠΊΠ΅ΡΠ½ΠΎΠ³ΠΎ ΡΠΈΠΊΠ»Π° (Π½Π°ΠΏΡΠΈΠΌΠ΅Ρ, ΠΏΡΠΈ burst length=4 ΠΎΠ½ Π½Π΅ ΠΏΠΎΠ·Π²ΠΎΠ»ΡΠ΅Ρ ΠΏΠ΅ΡΠ΅ΠΉΡΠΈ Π³ΡΠ°Π½ΠΈΡΡ ΠΎΠ±ΡΡΠ½ΠΎΠ³ΠΎ ΡΠ΅ΡΡΡΠ΅Ρ ΡΠ»Π΅ΠΌΠ΅Π½ΡΠ½ΠΎΠ³ΠΎ ΠΏΠ°ΠΊΠ΅ΡΠ½ΠΎΠ³ΠΎ ΡΠΈΠΊΠ»Π°).
ΠΠ°ΠΊΠ΅ΡΠ½ΡΠ΅ ΡΠΈΠΊΠ»Ρ ΠΌΠΎΠ³ΡΡ ΠΏΡΠ΅ΡΡΠ²Π°ΡΡΡΡ (ΠΏΡΠΈΠ½ΡΠ΄ΠΈΡΠ΅Π»ΡΠ½ΠΎ Π·Π°Π²Π΅ΡΡΠ°ΡΡΡΡ) ΠΏΠΎΡΠ»Π΅Π΄ΡΡΡΠΈΠΌΠΈ ΠΊΠΎΠΌΠ°Π½Π΄Π°ΠΌΠΈ. ΠΡΠΈ ΡΡΠΎΠΌ ΠΎΡΡΠ°Π²ΡΠΈΠ΅ΡΡ Π°Π΄ΡΠ΅ΡΠ° ΠΎΡΠ±ΡΠ°ΡΡΠ²Π°ΡΡΡΡ, ΠΈ ΠΏΡΠ΅ΡΡΠ²Π°ΡΡΠΈΠΉ ΠΏΠ°ΠΊΠ΅Ρ Π±ΡΠ΄Π΅Ρ ΠΈΠΌΠ΅ΡΡ ΠΏΠΎΠ»Π½ΡΡ Π΄Π»ΠΈΠ½Ρ (Π΅ΡΠ»ΠΈ Π΅Π³ΠΎ ΡΠ°ΠΌΠΎΠ³ΠΎ Π½Π΅ ΠΏΡΠ΅ΡΠ²ΡΡ).
Π ΠΊΠΎΠΌΠ°Π½Π΄Π΅ Write ΠΈΠΌΠ΅Π΅ΡΡΡ Π²ΠΎΠ·ΠΌΠΎΠΆΠ½ΠΎΡΡΡ Π±Π»ΠΎΠΊΠΈΡΠΎΠ²Π°Π½ΠΈΡ Π·Π°ΠΏΠΈΡΠΈ Π΄Π°Π½Π½ΡΡ Π»ΡΠ±ΠΎΠ³ΠΎ ΡΠ»Π΅ΠΌΠ΅Π½ΡΠ° ΠΏΠ°ΠΊΠ΅ΡΠ° β Π΄Π»Ρ ΡΡΠΎΠ³ΠΎ Π΄ΠΎΡΡΠ°ΡΠΎΡΠ½ΠΎ Π² Π΅Π³ΠΎ ΡΠ°ΠΊΡΠ΅ ΡΡΡΠ°Π½ΠΎΠ²ΠΈΡΡ Π²ΡΡΠΎΠΊΠΈΠΉ ΡΡΠΎΠ²Π΅Π½Ρ ΡΠΈΠ³Π½Π°Π»Π° DQM. ΠΡΠΎΡ ΠΆΠ΅ ΡΠΈΠ³Π½Π°Π» ΠΈΡΠΏΠΎΠ»ΡΠ·ΡΠ΅ΡΡΡ ΠΈ Π΄Π»Ρ ΠΏΠ΅ΡΠ΅Π²ΠΎΠ΄Π° Π² Π²ΡΡΠΎΠΊΠΎΠΈΠΌΠΏΠ΅Π΄Π°Π½ΡΠ½ΠΎΠ΅ ΡΠΎΡΡΠΎΡΠ½ΠΈΡ Π±ΡΡΠ΅ΡΠΎΠ² Π΄Π°Π½Π½ΡΡ ΠΏΡΠΈ ΠΎΠΏΠ΅ΡΠ°ΡΠΈΠΈ ΡΡΠ΅Π½ΠΈΡ.
ΠΠΈΠΊΡΠΎΡΡ Π΅ΠΌΡ SDRAM ΠΈΠΌΠ΅ΡΡ ΡΡΠ΅Π΄ΡΡΠ²Π° ΡΠ½Π΅ΡΠ³ΠΎΡΠ±Π΅ΡΠ΅ΠΆΠ΅Π½ΠΈΡ, Π΄Π»Ρ ΡΠΏΡΠ°Π²Π»Π΅Π½ΠΈΡ ΠΈΠΌΠΈ ΠΈΡΠΏΠΎΠ»ΡΠ·ΡΠ΅ΡΡΡ Π²Ρ ΠΎΠ΄ ΡΠ°Π·ΡΠ΅ΡΠ΅Π½ΠΈΡ ΡΠΈΠ½Ρ ΡΠΎΠ½ΠΈΠ·Π°ΡΠΈΠΈ CKE.
Π ΡΠ΅ΠΆΠΈΠΌΠ΅ ΡΠ°ΠΌΠΎΡΠ΅Π³Π΅Π½Π΅ΡΠ°ΡΠΈΠΈ (Self Refresh) ΠΌΠΈΠΊΡΠΎΡΡ Π΅ΠΌΡ ΠΏΠ΅ΡΠΈΠΎΠ΄ΠΈΡΠ΅ΡΠΊΠΈ Π²ΡΠΏΠΎΠ»Π½ΡΡΡ ΡΠΈΠΊΠ»Ρ ΡΠ΅Π³Π΅Π½Π΅ΡΠ°ΡΠΈΠΈ ΠΏΠΎ Π²Π½ΡΡΡΠ΅Π½Π½Π΅ΠΌΡ ΡΠ°ΠΉΠΌΠ΅ΡΡ ΠΈ Π½Π΅ ΡΠ΅Π°Π³ΠΈΡΡΡΡ Π½Π° Π²Π½Π΅ΡΠ½ΠΈΠ΅ ΡΠΈΠ³Π½Π°Π»Ρ, ΠΏΠΎΡΡΠΎΠΌΡ Π²Π½Π΅ΡΠ½ΡΡ ΡΠΈΠ½Ρ ΡΠΎΠ½ΠΈΠ·Π°ΡΠΈΡ ΠΌΠΎΠΆΠ΅Ρ Π±ΡΡΡ ΠΎΡΡΠ°Π½ΠΎΠ²Π»Π΅Π½Π°.
Π Π΅ΠΆΠΈΠΌΡ ΠΏΠΎΠ½ΠΈΠΆΠ΅Π½Π½ΠΎΠ³ΠΎ ΠΏΠΎΡΡΠ΅Π±Π»Π΅Π½ΠΈΡ (Power Down Mode) ΡΡΡΠ°Π½Π°Π²Π»ΠΈΠ²Π°ΡΡΡΡ ΠΏΡΠΈ ΠΏΠ΅ΡΠ΅Π²ΠΎΠ΄Π΅ CKE Π² Π½ΠΈΠ·ΠΊΠΈΠΉ ΡΡΠΎΠ²Π΅Π½Ρ ΠΊΠΎΠΌΠ°Π½Π΄ΠΎΠΉ NOP ΠΈΠ»ΠΈ INHBT. Π ΡΡΠΈΡ ΡΠ΅ΠΆΠΈΠΌΠ°Ρ ΠΌΠΈΠΊΡΠΎΡΡ Π΅ΠΌΠ° Π½Π΅ Π²ΠΎΡΠΏΡΠΈΠ½ΠΈΠΌΠ°Π΅Ρ ΠΊΠΎΠΌΠ°Π½Π΄. ΠΠΎΡΠΊΠΎΠ»ΡΠΊΡ Π² Π΄Π°Π½Π½ΡΡ ΡΠ΅ΠΆΠΈΠΌΠ°Ρ ΡΠ΅Π³Π΅Π½Π΅ΡΠ°ΡΠΈΡ Π½Π΅ Π²ΡΠΏΠΎΠ»Π½ΡΠ΅ΡΡΡ, Π΄Π»ΠΈΡΠ΅Π»ΡΠ½ΠΎΡΡΡ ΠΏΡΠ΅Π±ΡΠ²Π°Π½ΠΈΡ Π² Π½ΠΈΡ ΠΎΠ³ΡΠ°Π½ΠΈΡΠ΅Π½Π° ΠΏΠ΅ΡΠΈΠΎΠ΄ΠΎΠΌ ΡΠ΅Π³Π΅Π½Π΅ΡΠ°ΡΠΈΠΈ.